Object

Title: Применение логической и структурной оптимизации при синтезе КМОП схем с пониженным энергопотреблением

Publication Details:

Լույս է տեսնում 1948 թվականից՝ տարին 4 անգամ։

Journal or Publication Title:

ՀՀ ԳԱԱ և ՀԱՊՀ Տեղեկագիր. Տեխնիկական գիտություններ =Proceedings of the NAS RA and NPUA: Technical Sciences

Date of publication:

2016

Volume:

69

Number:

1

ISSN:

0002-306X

Official URL:


Other title:

Տրամաբանական և կառուցվածքային լավարկման կիրառումը ցածր էներգասպառմամբ ԿՄՕԿ սխեմաների սինթեզի ժամանակ / Ն. Ա. Ավդեև, Պ. Ն. Բիբիլո, Վ. Շ. Մելիքյան, Ա. Գ. Հարությունյան։ Applying the logical and structural optimization at the synthesis of cmos circuits with low power consumption / N. A. Avdeev, P. N. Bibilo, V. Sh. Melikyan, A. G. Harutyunyan.

Contributor(s):

Պատ․ խմբ․՝ Ա․ Գ․ Նազարով (1957-1964) ; Մ․ Վ․ Կասյան (1964-1988) ; Ռ․ Մ․ Մարտիրոսյան (1989-2017 ) ; Գլխավոր խմբ․՝ Վ․ Շ․ Մելիքյան (2018-)

Coverage:

34-41

Abstract:

Описываются сравнительные результаты экспериментального исследования эффективности программ минимизации различных представлений систем полностью определенных булевых функций при синтезе комбинационных схем. Эксперименты на большом числе практических примеров показали, что более предпочтительными для снижения площади и энергопотребления комбинационных комплементарных металл-оксид-полупроводниковых (КМОП) схем из библиотечных элементов являются программы минимизации многоуровневых представлений на основе разложения Шеннона. Уменьшение энергопотребления синтезированных схем возможно при последующем применении программ структурной перестройки схем. Նկարագրվում են համակցական սխեմաների սինթեզի ժամանակ լրիվ որոշված բուլյան ֆունկցիաների համակարգերի տարբեր ներկայացումների նվազարկման ծրագրերի արդյունավետության փորձնական հետազոտությունների համեմատական արդյունքները: Մեծ թվով գործնական օրինակներով կատարված փորձերը ցույց են տվել, որ գրադարանային կոմպլեմենտար մետաղ-օքսիդ-կիսահաղորդիչ համակցական սխեմաների մակերեսի և էներգասպառման նվազեցման համար առավել գերադասելի են Շեննոնի տարալուծման վրա հիմնված բազմամակարդակ ներկայացման նվազարկման ծրագրերը: Սինթեզված սխեմաների էներգասպառման հետագա նվազեցումը հնարավոր է սխեմայի կառուցվածքային վերակազմավորման ծրագրերի կիրառմամբ: Comparative results of an experimental study of the efficiency of programs to minimize various representations of systems completely defined by Boolean functions at the synthesis of combinational circuits are described. Experiments on a large number of case studies have shown that more preferable methods to reduce the area and power consumption of combinational complementary metal-oxide-semiconductor (CMOS) circuits from library elements are the minimization programs of multilevel representations on the basis of the Shannon decomposition. The reduction of power consumption of the synthesized circuits is possible in the subsequent application of structural adjustment of circuits.

Place of publishing:

Երևան

Publisher:

Հայաստանի ԳԱԱ

Date created:

2016-01-09

Format:

pdf

Identifier:

oai:arar.sci.am:33035

Call number:

АЖ 413

Digitization:

ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան

Location of original object:

ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան

Object collections:

Last modified:

Oct 11, 2024

In our library since:

Mar 3, 2020

Number of object content hits:

23

All available object's versions:

https://arar.sci.am/publication/36779

Show description in RDF format:

RDF

Show description in OAI-PMH format:

OAI-PMH

Objects

Similar

This page uses 'cookies'. More information