Object structure

Publication Details:

Լույս է տեսնում 1948 թվականից՝ տարին 4 անգամ։

Journal or Publication Title:

ՀՀ ԳԱԱ և ՀԱՊՀ Տեղեկագիր. Տեխնիկական գիտություններ =Proceedings of the NAS RA and NPUA: Technical Sciences

Date of publication:

2017

Volume:

70

Number:

4

ISSN:

0002-306X

Official URL:


Title:

Cut-off circuit for dual rail sram periphery with improved dynamic power

Other title:

Ստատիկ կամայական ընտրությամբ հիշասարքի դինամիկ հզորության նվազեցման սխեմա / Վ. Շ. Մելիքյան, Ա. Վ. Ավետիսյան, Կ. Հ. Սաֆարյան։ Схема для снижения динамической мощности в статической памяти с произвольным доступом / В. Ш. Меликян, А. В. Аветисян, К. Г. Сафарян.

Creator:

V. Sh. Melikyan ; A. V. Avetisyan ; K. H. Safaryan

Contributor(s):

Պատ․ խմբ․՝ Ա․ Գ․ Նազարով (1957-1964) ; Մ․ Վ․ Կասյան (1964-1988) ; Ռ․ Մ․ Մարտիրոսյան (1989-2017 ) ; Գլխավոր խմբ․՝ Վ․ Շ․ Մելիքյան (2018-)

Subject:

Technology

Uncontrolled Keywords:

static random access memory: power; voltage: dynamic; supply; dual-rail.

Coverage:

459-466

Abstract:

New circuit technique to reduce the dynamic mode power of SRAM is proposed. A cut-off-circuit (COC) is proposed to turn off the periphery voltage while keeping memory array voltage as high. This circuit is implemented in a dual-rail-supply SRAM. Առաջարկվում է նոր սխեմա` ստատիկ կամայական ընտրությամբ հիշասարքի դինամիկ ռեժիմի հզորությունը նվազեցնելու նպատակով: Ներկայացվում է մի շղթա, որն անջատում է շրջագծի լարումը` պահպանելով հիշողության մատրիցի լարումը: Ի տարբերություն դինամիկ հզորության կրճատման այլ մեթոդների` առաջարկվող մեթոդն ապահովում է դինամիկ հզորության նվազեցումը՝ միևնույն ժամանակ ունենալով մակերեսի նվազագույն աճ: Այս սխեման իրականացված է կրկնակի սնուցման դողերով ստատիկ կամայական ընտրությամբ հիշասարքերում: Предложена новая схема для снижения мощности динамического режима статической памяти с произвольным доступом. Предлагается цепь, которая отключает напряжение периферии, при этом сохраняя напряжение матрицы памяти. В отличие от других методов снижения динамической мощности, предложенный метод имеет меньшую разницу в площади памяти и в то же время обеспечивает наибольшее снижение динамической мощности. Эта схема реализована в статической памяти с произвольным доступом с двумя шинами питания.

Place of publishing:

Երևան

Publisher:

Հայաստանի ԳԱԱ

Date created:

2017-12-12

Type:

Հոդված

Format:

pdf

Call number:

АЖ 413

Digitization:

ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան

Location of original object:

ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան