Publication Details:
Լույս է տեսնում 1948 թվականից՝ տարին 4 անգամ։
Journal or Publication Title:
Date of publication:
Volume:
Number:
ISSN:
Official URL:
Title:
Implementation of d flip-flop for ultra-low power systems
Other title:
Creator:
V. Sh. Melikyan ; S. A. Harutyunyan ; K. H. Safaryan ; M. V. Bazikyan
Contributor(s):
Պատ․ խմբ․՝ Ա․ Գ․ Նազարով (1957-1964) ; Մ․ Վ․ Կասյան (1964-1988) ; Ռ․ Մ․ Մարտիրոսյան (1989-2017 ) ; Գլխավոր խմբ․՝ Վ․ Շ․ Մելիքյան (2018-)
Subject:
Uncontrolled Keywords:
Մելիքյան Վ. Շ. ; Հարությունյան Ս. Ա. ; Սաֆարյան Կ. Հ. ; Բազիկյան Մ. Վ. ; Меликян В. Ш. ; Арутюнян С. А. ; Сафарян К. Г. ; Базикян М. В. ; low power ; dynamic power ; d flip-flop ; pipelining
Coverage:
Abstract:
In this article a new circuit technique to reduce the dynamic mode power of the D Flip-Flop is proposed. An enhancement over well-known Flip-Flop circuit is presented to reduce the number of transistors and hence to reduce the power consumption. The circuit is implemented and tested in SAED32nm library. An example of the circuit usage and method efficiency is provided in this paper. Առաջարկվում է նոր սխեմատիկ մեթոդ՝ D տրիգերի դինամիկ ռեժիմում ծախսած հզորության նվազարկման համար։ Հայտնի D տրիգերի սխեմայի բարելավումը թույլ է տալիս նվազեցնել տրանզիստրների քանակը, արդյունքում՝ նաև հզորության ծախսը։ Սխեման մշակված և ստուգված է ՍԱՈՒԴ 32 նմ տեխնոլոգիայով։ Հոդվածում ներկայացված է նաև սխեմայի կիրառման և մեթոդի արդյունավետության օրինակ: Предложена новая схема для снижения мощности динамического режима D триггера. Улучшение известной схемы D триггера позволяет сократить количество транзисторов и, следовательно, снизить используемую мощность. Схема реализована и протестирована с использованием библиотеки SAED 32 нм. В статье также представлен пример использования схемы и показана эффективность метода.
Place of publishing:
Երևան
Publisher:
Date created:
Type:
Format:
Call number:
Digitization:
ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան