Ցույց տուր կառուցվածքը

Հրապարակման մանրամասներ:

Լույս է տեսնում 1948 թվականից՝ տարին 4 անգամ։

Ամսագրի կամ հրապարակման վերնագիր:

ՀՀ ԳԱԱ եւ ՀԱՊՀ Տեղեկագիր. Տեխնիկական գիտություններ =Proceedings of the NAS RA and NPUA: Technical Sciences

Հրապարակման ամսաթիվ:

2021

Հատոր:

74

Համար:

4

ISSN:

0002-306X

Պաշտոնական URL:


Լրացուցիչ տեղեկություն:

Կապլանյան Տ. Կ., Капланян Т. К.

Վերնագիր:

A Novel Pulse Synchronizer Design With The Proposed sync Cell Model

Այլ վերնագիր:

Նոր իմպուլսային համաժամանակացուցչի նախագծումը առաջարկված համաժամանկեցման բջջի մոդելով ; Разработка нового импульсного синхронайзера на основе модели предложенного синхронизирующего элемента

Ստեղծողը:

Kaplanyan, T. K.

Աջակից(ներ):

Պատ․ խմբ․՝ Ա․ Գ․ Նազարով (1957-1964) ; Մ․ Վ․ Կասյան (1964-1988) ; Ռ․ Մ․ Մարտիրոսյան (1989-2017 ) ; Գլխավոր խմբ․՝ Վ․ Շ․ Մելիքյան (2018-)

Խորագիր:

Microelectronics

Չվերահսկվող բանալի բառեր:

clock domain crossing (CDC) ; synchronizer ; metastability

Ծածկույթ:

464-470

Ամփոփում:

The behavioral model of previously proposed novel sync cell and pulse synchronizer design is presentedThe behavioral model is developed using Verilog HDL. Pulse synchronizer designed is based on the sync cell model and verified with X-injection during the simulations to identify failures in early design stages. The use of the designed synchronizers reduces overall area and the clock cycle required for synchronization which improves the performance of the overall system where they are used.
Ներկայացված են մեր նախորդ աշխատանքում առաջարկված նոր համաժամանակեցման բջջի վարքագծային մոդելի և իմպուլսային համաժամանակեցման սխեմայի նախագծերը։ Վարքագծային մոդելը նախագծված է Verilog ՍՆԼ-ով։ Իմպուլսային համաժամանակեցման սխեման նախագծված է վերը նշված վարքագծային մոդելի հիման վրա և ստուգված է “X”-ներմուծման մեթոդով նմանակման ժամանակ, ինչը հնարավորություն է տալիս հայտնաբերել սխալները նախագծման նախնական փուլերում։ Նախագծված համաժամանակեցման սխեմաների կիրառումը նպաստում է մակերեսի և համաժամանակեցման համար անհրաժեշտ տակտային ազդանշանների հապաղման նվազեցմանը, ինչը լավացնում է ընդհանուր համակարգերի արագագործությունը, որտեղ դրանք կիրառվում են։
Представлена модель предложенной ранее новой схемы синхронизации, а также синхронизатора импульсов. Поведенческая модель разработана с помощью ЯОА Verilog. Разработан импульсный синхронайзер на основе созданной модели, который верифицирован с X-инжекцией во время моделирования для выявления дефектов на ранних стадиях разработки. Использование разработанных синхронайзеров уменьшает использованную площадь и число тактовых задержек, требуемых для синхронизации, что приводит к улучшению производительности всей системы, в которой они используются.

Հրատարակության վայրը:

Երևան

Հրատարակիչ:

«Պոլիտեխնիկ» տպ.

Տեսակ:

Հոդված

Ձևաչափ:

pdf

Դասիչ:

АЖ 413

Թվայնացում:

ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան

Բնօրինակի գտնվելու վայրը:

ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան