Publication Details:
Լույս է տեսնում 1948 թվականից՝ տարին 4 անգամ։
Journal or Publication Title:
Date of publication:
Volume:
Number:
ISSN:
Official URL:
Additional Information:
Меликян В. Ш., Геворгян В. С., Melikyan V. Sh., Gevorgyan V. S.
Title:
Դինամիկ հիշող համակարգերում հիշողության թարմացման շղթա սնման լարման միացման և անջատման ժամանակ
Other title:
A reset signal generation circuit for dynamic memory interfaces during supply ramp-ups and ramp-downs ; Цепь обновления памяти в динамических запоминающих системах при включении и отключении напряжения питания
Creator:
Մելիքյան, Վ. Շ. ; Գևորգյան, Վ. Ս.
Contributor(s):
Պատ․ խմբ․՝ Ա․ Գ․ Նազարով (1957-1964) ; Մ․ Վ․ Կասյան (1964-1988) ; Ռ․ Մ․ Մարտիրոսյան (1989-2017 ) ; Գլխավոր խմբ․՝ Վ․ Շ․ Մելիքյան (2018-)
Subject:
Uncontrolled Keywords:
սևեռիչ ; դինամիկ հիշող սարք ; ստատիկ էներգասպառում ; դինամիկ էներգասպառում
Coverage:
Abstract:
Ներկայացված է սևեռիչի վրա հիմնված դինամիկ հիշող համակարգերում հիշողությունը թարմացնող ազդանշանի գեներացման համար նախատեսված շղթա, որն ապահովում է թարմացնող ազդանշանի կանխատեսելի վարքը՝ սնման լարման միացման և անջատման ժամանակահատվածներում։ Ինտեգրալ սխեմաներում, էներգասպառման նվազեցման նպատակով, այն բաժանվում է տարբեր լարումներով սնուցվող կղզյակների, և առկա է սնուցումների միացման և անջատման ընթացքում շղթաների որոշիչ կետերի կանխատեսելի վարքն ապահովելու խնդիր, մասնավորապես՝ դինամիկ հիշող սարքերի թար- մացման ազդանշանի դեպքում։ Դինամիկ հիշողության թարմացման ազդանշանի գեներացման տիպային շղթաները չեն կարող ապահովել շղթայի ելքային ազդանշանի կայունությունը սնման լարման տատանումների և աղմուկների առկայության դեպքում։ Առաջարկվող շղթայում ներդրվել են սևեռիչ, պասսիվ տարրեր՝ բացառելով շղթայի ելքային ազդանշանի փոփոխությունը սնման լարման տատանումների դեպքում։ Ներկայացված շղթան մոդելավորվել է՝ օգտագործելով 16-նանոչափային տեխնոլոգիական պրոցեսի տարրերը։
Представлена схема на основе защелки для генерации сигнала обновления для систем динамической памяти, которая обеспечивает известное поведение сигнала обновления при включении и отключении напряжения питания. Интегральные схемы разделены на различные области питания для снижения энергопотребления. При этом существует проблема обеспечения известного поведения критических точек схем, особенно для сигналов обновления в системах динамической памяти. Типичные схемы генерации сигнала обновления для динамической памяти не могут обеспечивать стабильность выходного сигнала, что вызвано колебаниями питания и шумами. В предлагаемую схему встроены защелка, а также некоторые пассивные элементы, которые исключают ложные переключения на выходе схемы, вызванные перепадами питания. Предлагаемая схема моделируется с использованием элементов 16-нанометрового технологического процесса.
A latch-based circuit for reset signal generation for dynamic memory interfaces is presented, which ensures the known behavior of the reset signal at power supply ramp-ups and ramp-downs. The integrated circuits are divided into different power domains to reduce the power consumption that, there is an issue to ensure the known behavior of the critical nets of the circuits, particularly for the reset signals in dynamic memory interfaces. The typical circuits of the reset signal generation for dynamic memories cannot control the stability of the output signal caused by supply variation and noises. A latch is embedded in the proposed circuit, as well as some passive elements. This excludes the false switchings in the output of the circuit caused by supply variations. The proposed circuit is simulated, using the elements of 16-nanometer technological process.
Place of publishing:
Երևան
Publisher:
Type:
Format:
Call number:
Digitization:
ՀՀ ԳԱԱ Հիմնարար գիտական գրադարան