@misc{Hakobyan_L._D._The, author={Hakobyan, L. D.}, address={Երևան}, howpublished={online}, publisher={«Պոլիտեխնիկ» տպ.}, abstract={In modern high-speed SerDes systems, maintaining optimal clock quality is critical for ensuring data integrity and system reliability. This paper presents the TX delay-loop line (DLL) clock duty-cycle correction calibration method intended to respond to challenges coming from increased data rates and high-frequency clocks. The proposed method calibrates the duty cycle of the transmitted clock, minimizing jitter and skew that can lead to duty-cycle distortion (DCD), inter-symbol interference (ISI) and greater bit error rates (BER). Through several simulation tests and validations, it is shown that the method effectively improves the clock quality, particularly the duty-cycle, thereby enhancing the signal integrity and system performance in demanding high-speed communication environments. This work underscores the importance of precise clock duty-cycle correction in achieving robust and efficient SerDes operation at gigabit and beyond data rates. The proposed method covers roughly ±6.5% of the duty-cycle correction range. Through simulation results we encounter horizontal eye-opening improvement at transmitter differential output by ~5ps for the 64 Gb/s data rate. The proposed method leads to 3.8% area increase. В современных системах высокоскоростных SerDes (Serializer/Deserializer) поддержание оптимального качества тактирования является критически важным для обеспечения целостности данных и надежности системы. В данной работе представлен метод калибровки с использованием задержки по линии (DLL) для коррекции формы сигнала тактового сигнала с учетом дисбаланса по длительности импульсов, предназ- наченный для реагирования на вызовы, связанные с ростом скоростей передачи данных и высокочастотными тактовыми сигналами. Предложенный метод нацелен на коррекцию коэффициента заполнения тактового сигнала, минимизацию джиттера и смещения, которые могут привести к искажению формы сигнала (DCD), межсимвольным помехам (ISI) и увеличению ошибок передачи (BER). На основе нескольких тестов и проверок с помощью моделирования показано, что данный метод эффективно улучшает качество тактирования, особенно коэффициент заполнения, тем самым повышая целостность сигнала и производительность системы в условиях высокоскоростной передачи данных. Подчеркивается важность точной коррекции дисбаланса по длительности импульсов для достижения надежной и эффективной работы SerDes на скоростях в гигабитах и выше. Предложенный метод охватывает примерно диапазон коррекции ±6,5% от полного диапазона. В результате моделирования зафиксировано улучшение горизонтального раскрытия глаза (eye-opening) примерно на 5 пс при передаче данных со скоростью 64 Гбит/с. Реализация данного метода приводит к уве- личению площади на 3,8%. Ժամանակակից արագագործ SerDes համակարգերում տակտային ազդանշանի որակի պահպանումը կարևոր նշանակություն ունի տվյալների ամբողջականության և համակարգի հուսալիության ապահովման համար։ Ներկայացված է հաղորդիչ հանգույցի հապաղման գծի տակտային ազդանշանի կարգավորման կալիբրացման մեթոդ, որը նախաատեսված է՝ արձագանքելու մշտապես աճող տվյալների փոխանցման արագության և բարձրահաճախական տակտային ազդանշանին առնչվող խնդիրներին։ Առաջարկվող մեթոդը կատարում է տակտային ազդանշանի ցիկլի համամասնության կալիբրացում՝ նվազեցնելով ազդանշանի թրթռոցը և շեղումը, որոնք կարող են հանգեցնել ցիկլի համամասնության խեղաթյուրման, միջնիշային միջամտության (ՄՆՄ) և բիթային սխալանքի։ Սիմուլյացիոն թեստերի և փորձարարական հետազտությունների արդյունքում երևում է, որ մեթոդն էականորեն բարձրաձայնվում է տակտային ազդանշանի որակը, մասնավորապես՝ ցիկլի համամասնությունը, դրանով իսկ բարելավելով ազդանշանի ամբողջականությունն ու համակարգի կատարողականությունը բարձր արագագործությամբ հաղորդակցման հանգույցներում։ Աշխատանքում ընդգծվում է տակտային ազդանշանի ցիկլի համամասնության ճշգրիտ կարգավորման դերը՝ գիգաբիթ և ավելի բարձր տվյալների փոխանցման արագությունների դեպքում հուսալի և արդյունավետ հաղորդիչընդունիչ հանգույցի աշխատանքի համար։ Մեթոդն ապահովում է մոտավորապես ±6.5% ցիկլի համամասնության կարգավորման տիրույթ։ Փորձերի արդյունքների համաձայն՝ հաղորդիչ հանգույցի ելքային դիֆերենցիալ աչքի հորիզոնական բացվածքը բարելավվել է 5պվ-ով՝ 64 Գբ/վ տվյալների փոխանցման արագության դեպքում։ Առաջարկվող մեթոդը հանգեցնում է մակերեսի 3.8% մեծացման։}, title={The Clock Duty-Cycle Correction Calbration MethodFor High-Speed Transmitters}, type={Հոդված}, keywords={Microelectronics}, }