@misc{Hekimyan_A._R._The, author={Hekimyan, A. R. and Melikyan, K. A. and Margaryan, H. V.}, address={Երևան}, howpublished={online}, publisher={«Պոլիտեխնիկ» տպ.}, abstract={A significant increase of data transfer in Input/output devices results in reducing the circuit reliability and significant degradation in performance. The existing solutions do not meet modern requirements and in some cases, they are not even functionally operable. So, there is a need to design a new architecture for reliable data transfer. A new architecture of the receiver is proposed. This architecture allows to receive data at data-rates of 6.4 GB/s and above and contains DFE with kick back cancelation. The receiver with the proposed architecture can be used in special propose input/output circuits such as the LPDDR5 protocol. Տվյալների փոխանցման զգալի արագացումը մոտք/ելք հանգույցներում առաջացրել է սխեմաների հուսալիության նվազում, քանի որ նվազում է արտադրողականությունը։ Առկա լուծումները չեն բավարարում արդի պահանջները, և որոշ դեպքերում նույնիսկ ֆունկցիոնալ չեն գործում։ Այդ պատճառով անհրաժեշտություն է առաջաացել մշակել նոր ճարտարապետություն՝ տվյալների հուսալի փոխանցման համար։ Հոդվածում ներկայացված է մուտք/ելք հանգույցներում օգտագործվող ընդունիչի նոր ճարտարապետություն, որը թույլ է տալիս ընդունել առավել հուսալի տվյալները` 6,4Գբիթ/վ և ավելի հաճախությունների դեպքում և միացնել որոշումով հետադարձ կապը հավասարեցնող սարքը: Значительное увеличение скорости передачи данных в устройствах входа/ выхода приводит к снижению надежности схемы и значительному понижению продуктивности. Существующие решения не соответствуют современным требованиям, а в некоторых случаях приводят к функциональным ошибкам. Учитывая эти факторы, разработка новой архитектуры для надежной передачи данных является актуальной задачей. В статье представлена новая архитектура приемника, используемая в специальных схемах входа/выхода, таких как новый протокол LPDDR5, что позволяет получать данные более надежно при скоростях передачи данных 6,4 ГБит/с и выше. Основной особенностью решения является включение эквалайзера с обратной связью по решению (ЭОСР).}, title={The novel receiver architecture for high-speed input/output circuits}, type={Հոդված}, keywords={Electrical engineering}, }